#### MICROPROCESSADORES E MICROCONTROLADORES



Conceito do programa armazenado

A memória do computador armazena tanto dados de diferentes tipos quanto instruções, o que possibilita o desenvolvimento para computadores.



Código de máquina: instruções são representadas por números de 16 bits.



| Op-code | S-reg  | Ad    | B/W   | As     | D-reg  |
|---------|--------|-------|-------|--------|--------|
| 4 bits  | 4 bits | I bit | I bit | 2 bits | 4 bits |

Cada instrução ocupa 16 bits na memória, separados da seguinte maneira:

| Op-code | S-reg  | Ad    | B/W   | As     | D-reg  |
|---------|--------|-------|-------|--------|--------|
| 4 bits  | 4 bits | I bit | I bit | 2 bits | 4 bits |

Cada instrato ocupa 16 bits na memória, separados da seguinte neira:

Símbolo para a instrução

| Op-code | S-reg  | Ad    | B/W   | As     | D-reg  |
|---------|--------|-------|-------|--------|--------|
| 4 bits  | 4 bits | I bit | I bit | 2 bits | 4 bits |

Cada instrução ocu seguinte maneira:

16 bits na memória, separados da

Número do registrador-fonte

| Op-code | S-reg  | Ad    | B/W   | As     | D-reg  |
|---------|--------|-------|-------|--------|--------|
| 4 bits  | 4 bits | I bit | I bit | 2 bits | 4 bits |

Cada instrução ocupa 16 bits na memória, separados seguinte maneira:

Número do registrador-destino

| Op-code | S-reg  | Ad    | B/W   | As     | D-reg  |
|---------|--------|-------|-------|--------|--------|
| 4 bits  | 4 bits | I bit | I bit | 2 bits | 4 bits |

Cada instrução ocu 16 bits na memória, separados seguinte maneira:

Como temos 16 registradores, precisamos de 4 bits para cada um desses campos

| Op-code | S-reg  | Ad    | B/W   | As     | D-reg  |
|---------|--------|-------|-------|--------|--------|
| 4 bits  | 4 bits | I bit | I bit | 2 bits | 4 bits |

Cada instrução ocupa 16 bit. memória, separados da seguinte maneira:

Indicador do modo de endereçamento do registrador-destino (2 possíveis)

| Op-code | S-reg  | Ad    | B/W   | As     | D-reg  |
|---------|--------|-------|-------|--------|--------|
| 4 bits  | 4 bits | I bit | I bit | 2 bits | 4 bits |

Cada instrução ocupa 16 bits na memória parados da seguinte maneira:

Indicador do modo de endereçamento do registrador-fonte (4 possíveis)

| Op-code | S-reg  | Ad    | B/W   | As     | D-reg  |
|---------|--------|-------|-------|--------|--------|
| 4 bits  | 4 bits | I bit | I bit | 2 bits | 4 bits |

Cada instrução ocupa 16 bits na emória, separados da seguinte maneira:

Indicador do tamanho de operação da instrução: word (0) ou byte (1)

Exemplo completo: instrução mov.w R5, R6

| Op-code | S-reg | Ad | B/W | As | D-reg |
|---------|-------|----|-----|----|-------|
|         |       |    |     |    |       |

Exemplo completo: instrução mov.w R5, R6

| Op-code | 0 | Ad | B/W | As | D-reg |
|---------|---|----|-----|----|-------|
| 4       |   |    |     |    |       |

4 é o opcode para "mov"

Exemplo completo: instrução mov.w R5, R6

| Op-code | S-reg | 1 | B/W | As | D-reg |
|---------|-------|---|-----|----|-------|
| 4       | 5     |   |     |    |       |

5 é o número do registrador R5

Exemplo completo: instrução mov.w R5, R6

| Op-code | S-reg | Ad | B/W | As | D-reg |
|---------|-------|----|-----|----|-------|
| 4       | 5     |    |     |    | 6     |

6 é o número do registrador R6

Exemplo completo: instrução mov.w R5, R6

| Op-code | S-reg | Ad | B/W | As | D-reg |
|---------|-------|----|-----|----|-------|
| 4       | 5     |    |     | 0  | 6     |

Este bit 0 indica que a CPU deve ler o próprio conteúdo de R5 como fonte

Exemplo completo: instrução mov.w R5 R6

| Op-code | S-reg | Ad | 3/W | As | D-reg |
|---------|-------|----|-----|----|-------|
| 4       | 5     | 0  |     | 0  | 6     |

Este bit 0 indica que a CPU deve escrever o resultado no próprio registrador R6

Exemplo completo: instrução mov.w R5, R6

| Op-code | S-reg | Ad | B/W | As | D-reg |
|---------|-------|----|-----|----|-------|
| 4       | 5     | 0  | 0   | 0  | 6     |

Este bit 0 indica que a operação deve ser feita na palavra completa (2 bytes)

Exemplo completo: instrução mov.w R5, R6

| Op-code | S-reg | Ad | B/W | As | D-reg |
|---------|-------|----|-----|----|-------|
| 4       | 5     | 0  | 0   | 0  | 6     |
| 0100    | 0101  | 0  | 0   | 00 | 0110  |

Conversão dos campos para valores binários

Exemplo completo: instrução mov.w R5, R6

| Op-code | S-reg | Ad | B/W | As | D-reg |
|---------|-------|----|-----|----|-------|
| 4       | 5     | 0  | 0   | 0  | 6     |
| 0100    | 0101  | 0  | 0   | 00 | 0110  |

A instrução mov.w R5, R6 é armazenada como:

0100010100000110 ou 0x4506

| Op-code | S-reg  | Ad    | B/W   | As     | D-reg  |
|---------|--------|-------|-------|--------|--------|
| 4 bits  | 4 bits | I bit | I bit | 2 bits | 4 bits |

Algumas instruções ficariam muito limitadas se esse fosse o único formato possível. Por exemplo, a instrução

mov.w #5, R6

não precisa de 2 registradores, e precisa de um campo de 16 bits para representar o valor constante inserido em R6.

Outras instruções seguem lógicas bem diferentes.

| Op-code | S-reg  | Ad    | B/W   | As     | D-reg  |
|---------|--------|-------|-------|--------|--------|
| 4 bits  | 4 bits | I bit | I bit | 2 bits | 4 bits |

A instrução mov.w #5, R6 é representada como:

$$Op\text{-code} = 4$$
 $S\text{-reg} = 0$ 
 $Ad = 0$ 
 $B/W = 0$ 
 $As = 3$ 
 $D\text{-reg} = 6$ 
2 bytes extras = 5

resultando em 0x4036 0x0005.

| Op-code | S-reg  | Ad    | B/W   | As     | D-reg  |
|---------|--------|-------|-------|--------|--------|
| 4 bits  | 4 bits | I bit | I bit | 2 bits | 4 bits |

Formato I (dois operandos)

| Op-code | B/W   | Ad     | D/S-Reg |
|---------|-------|--------|---------|
| 9 bits  | I bit | 2 bits | 4 bits  |

Formato II (um operando)

| Op-code | C      | 10-bit PC offset |
|---------|--------|------------------|
| 3 bits  | 3 bits | I0 bits          |

Jumps



Conceito do programa armazenado

A memória do computador armazena tanto dados de diferentes tipos quanto instruções, o que possibilita o desenvolvimento para computadores.



Além da soma, da subtração e da leitura e escrita em memória, é importante executar operações lógicas:

Deslocamento de bits para a esquerda: << Deslocamento de bits para a direita: >> AND bit-a-bit: & XOR bit-a-bit: ^ Complemento bit-a-bit: ~

Considere que R4 contém o valor 9:

0000 0000 0000 1001

A instrução

rla.w R4

pega o valor em R4, desloca-o de 1 bit para a esquerda, e guarda o resultado no próprio R4:

0000 0000 0001 0010 (18 em binário)

Considere que R4 contém o valor 9:

0000 0000 0000 1001

Deslocar um valor binário de n bits para a esquerda é o mesmo que multiplica-lo por 2<sup>n</sup>.

pega

Por exemplo,  $9x(2^4) = 9x16 = 144$ 

erda, e

0000 0000 0001 0010 (18 em binário)

Como o deslocamento de 1 bit para esquerda equivale a uma multiplicação por 2, a instrução *rla.w R4* é feita com uma soma: *add.w R4*, *R4* 

rla.w é uma instrução emulada.

Considere que R8 contém o valor 9:

0000 0000 0000 1001

A instrução

rra.w R8

pega o valor em R8, desloca-o de 1 bit para a direita (mantendo o bit mais significativo), e guarda o resultado no próprio R8:

0000 0000 0000 0100 (4 em binário)

Considere que R8 contém o valor 9:

0000 0000 0000 1001

Deslocar um valor binário de I bit para a direita é o mesmo que dividi-lo por 2.

pega o o bit Tome cuidado com o bit mais significativo, que é mantido na instrução *rra.w*, pois ele representa o sinal da variável.

antendo io R8:

0000 0000 0000 0100 (4 em binário)

Considere que R9 contém

0000 1101 0000 0000

e R8 contém

0011 1100 0000 0000

A instrução bis R9, R8 realiza a operação OR bit-a-bit de R9 com R8 e guarda o resultado em R8:

0011 1101 0000 0000

Considere que R9 contém

0000 1101 0000 0000

e R8 contém

0011 1100 0000 0000

A instrução *bis R9, R8* realiza a operação OR bit-a-bit de R9 com R8 e guarda o resultado em R8:

0011 1101 0000 0000

Considere que R9 contém

0000 1101 0000 0000

e R8 contém

0011 1100 0000 0000

A operação OR força bits a serem setados.

Por exemplo, os bits iguais a 0 em R8 foram setados aonde os bits correspondentes em R9 eram iguais a 1.

O nome bis vem de "bit set".

Considere que R5 contém

0000 1101 0000 0000

e R7 contém

0011 1100 0000 0000

A instrução *and.w R5, R7* realiza a operação AND bit-a-bit de R5 com R7 e guarda o resultado em R7:

0000 1100 0000 0000

Considere que R5 contém

0000 1101 0000 0000

e R7 contém

0011 1100 0000 0000

A instrução *and.w R5, R7* realiza a operação AND bit-a-bit de R5 com R7 e guarda o resultado em R7:

0000 1100 0000 0000

Considere que R5 contém

0000 1101 0000 0000

e R7 contém

0011 1100 0000 0000

A operação AND força bits a serem zerados.

Por exemplo, os bits iguais a 1 em R7 foram zerados aonde os bits correspondentes em R5 eram iguais a 0.

0000 1100 0000 0000

Considere que R5 contém

0000 | | 0 | 0000 0000

e R7 contém

0011 1100 0000 0000

A instrução *bic.w R5, R7* realiza a operação AND bit-a-bit de R7 **com o inverso de R5** e guarda o resultado em R7:

0011 0000 0000 0000

Considere que R5 contém

0000 1101 0000 0000

e R7 contém

0011 1100 0000 0000

A instrução *bic.w R5, R7* realiza a operação AND bit-a-bit de R7 **com o inverso de R5** e guarda o resultado em R7:

0011 0000 0000 0000

Considere que R5 contém

0000 1101 0000 0000

e R7 contém

0011 1100 0000 0000

A vantagem de usar bic ao invés de and é que bic usa 1s para selecionar quais bits zerar no registrador-destino, e and usa 0s para o mesmo fim.

0011 0000 0000 0000

Considere que R12 contém

0000 1101 0000 0000

e RI5 contém

0011 1100 0000 0000

A instrução *xor.w R12, R15* realiza a operação XOR bit-a-bit de R12 com R15 e guarda o resultado em R15:

0011 0001 0000 0000

Considere que R12 contém

0000 1101 0000 0000

e RI5 contém

0011 1100 0000 0000

A instrução *xor.w R12, R15* realiza a operação XOR bit-a-bit de R12 com R15 e guarda o resultado em R15:

0011000100000000

Considere que R12 contém

0000 1101 0000 0000

e R15 contém

0011 1100 0000 0000

A operação XOR força bits a serem invertidos.

Por exemplo, os bits em R15 foram invertidos aonde os bits correspondentes em R12 eram iguais a 1.

0011000100000000

Considere que R7 contém

0000 1101 0000 0000

A instrução *inv.w* R7 inverte todos os bits de R7 e guarda o resultado em R7:

1111001011111111

Considere que R7 contém

0000 1101 0000 0000

A instrução invw R7 inverte todos os hits de R7 e guarda

Todas estas operações (bis.w, bic.w, and.w, xor.w e inv.w) podem ser feitas considerando somente um byte (bis.b, bic.b, and.b, xor.b e inv.b).

Computadores não são meras calculadoras.

Eles precisam tomar decisões.

Por exemplo, fechar o programa quando certo botão for clicado.

cmp R6, R8

seta ou reseta os bits N, Z, C e V no registrador SR (status register) de acordo com os valores de R6 e R8.

cmp R6, R8

seta ou reseta os bits N, Z, C e V no registrador SR (status register) de acordo com os valores de R6 e R8.

 $N = 1 \text{ se } R8 < R6 \ (R8 - R6 < 0),$ 

0 caso contrário (R8>=R6).

Z = 1 se R8 = R6 (R8 - R6 = 0),

O caso contrário (R8 diferente de R6).

C = I se houve carry no cálculo R8-R6, 0 caso contrário.

V = I se houve overflow no cálculo R8-R6, 0 caso contrário.

cmp R6, R8

seta ou reseta os bits N, Z, C e V no registrador SR (status register) de acordo com os valores de R6 e R8.

N = 1 se R8 < R6 (R8 - R6 < 0),

0 caso contrário (R8>=R6).

Z = 1 se R8 = R6 (R8 - R6 = 0),

O caso contrário (R8 diferente de R6).

C = I se houve carry no cálculo R8-R6, 0 caso contrário.

V = I se houve overflow no cálculo R8-R6, 0 caso contrário.

Ao final da instrução, R6 e R8 não se alteram.

tst RII

seta ou reseta os bits N, Z, C e V no registrador SR (status register) de acordo com os valores de R11.

```
N = I se RII < 0,

0 caso contrário.

Z = I se RII = 0,

0 caso contrário.

C = I

V = 0
```

Ao final da instrução, RII não se altera.

cmp R6, R8 jeq LABEL\_I

A primeira instrução (cmp) compara R6 e R8.

Se R6 for igual a R8, a segunda instrução (jeq) faz com que a CPU comece a executar instruções a partir da linha de código marcada com o label LABEL\_I.

Se R6 for diferente de R8, a próxima instrução é executada normalmente.

cmp R6, R8 jne LABEL\_2

A primeira instrução (cmp) compara R6 e R8.

Se R6 for diferente a R8, a segunda instrução (*jne*) faz com que a CPU comece a executar instruções a partir da linha de código marcada com o *label LABEL\_2*.

Se R6 for igual a R8, a próxima instrução é executada normalmente.

jmp LABEL\_3

Esta instrução faz com que a CPU comece a executar instruções a partir da linha de código marcada com o *label LABEL\_3*, **independente de qualquer resultado anterior**.

Como a seguinte linha em C é compilada para o MSP430?

if 
$$(i == j)$$
  $f = g + h$ ; else  $f = g - h$ ;

Como a seguinte linha em C é compilada para o MSP430?

```
if (i == j) f = g + h; else f = g - h;
```

```
cmp R7, R8
                   ; R7 = i, R8 = i
  jne ELSE
  mov.w R5, R4 ; R4 = f, R5 = g
  sub.w R6, R4
                   ; f = g + h (R4 = R5 + R6)
  jmp EXIT
FLSF:
  mov.w R5, R4 ; R4 = f, R5 = g
  sub.w R6, R4
                   ; f = g - h (R4 = R5 - R6)
EXIT:
                 # próximas instruções do código
```

Como a seguinte linha em C é compilada para o MSP430?

```
if (i == j) f = g + h; else f = g - h;
```

```
cmp R7, R8
jne ELSE
mov.w R5, R4
sub.w R6, R4
jmp EXIT
ELSE:
```

mov.w R5, R4 sub.w R6, R4

EXIT:

```
•R7 — ; RQ — ;
```

jne funciona como um goto condicional. Ele executa o oposto de if(i==j)

# próximas instruções do código

Como a seguinte linha em C é compilada para o MSP430?

```
if (i == j) f = g + h; else f = g - h;
```

```
cmp R7, R8
jne ELSE
mov.w R5, R4
sub.w R6, R4
jmp EXIT
ELSE:
```

mov.w R5, R4 sub.w R6, R4

EXIT:

```
; R7 = i, R8 = j
```

Esse salto incondicional é necessário para evitar que a instrução f = g - h; seja executada quando i == j.

```
; f = g - h (R4 = R5 - R6)
```

# próximas instruções do código

Como a seguinte linha em C é compilada para o MSP430?

```
if (i == j) f = g + h; else f = g - h;
   cmp R7, R8
                      ; R7 = i, R8 = i
  ine ELSE
                                     i↑j
                    i=j
                            i==j?
   mov.w R
   sub.w R6
                                    Else:
  jmp EXI
                f=g+h
                                        f=g-h
FLSF:
   mov.w R
   sub.w R6
                         Exit:
EXIT:
                   # próximas instruções do código
```

Como a seguinte linha em C é compilada para o MSP430?

```
while (save[i] == k)
i += 1;
```

Como a seguinte linha em C é compilada para o MSP430?

```
while (save[i] == k)
i += 1;
```

```
LOOP: mov.w R7, R12; R7 = i, R12 = temporário
rla R12 ; R12 = 2*i
add.w R10, R12 ; R10 = save, R12 = save + 2*i = &save[i]
cmp 0(R12), R9 ; Compara save[i] com k (R9)
jne EXIT ; save[i] == k?
inc.w R7 ; i += I;
jmp LOOP
EXIT:
```

# próximas instruções do código

Como a seguinte linha em C é compilada para o MSP430?

while (save[i] 
$$== k$$
)  
i  $+= 1$ ;

LOOP: mov.w R7, R12 · R7 = i R12 = temporário

rla R12 add.w R10, R12 cmp 0(R12), R9 jne EXIT inc.w R7 jmp LOOP

O vetor save[] é do tipo inteiro, portanto é necessário multiplicar i por 2 para andar pelas posições do vetor.

= &save[i]

... # próximas instruções do código

EXIT:

Como a seguinte linha em C é compilada para o MSP430?

```
while (save[i] == k)
i += 1;
```

```
COP: mov.w R7, R12; R7
rla R12
add.w R10, R12
cmp 0(R12), R9
jne EXIT
inc.w R7
jmp LOOP

EXIT:

O vetor save[] está na
memória, exigindo a definição do
endereço de save[i] antes de sua
leitura.
; i += I;
```

# próximas instruções do código

jne e jeq lidam somente com igualdades e desigualdades, mas também é necessário identificar valores maiores ou menores.

jne e jeq lidam somente com igualdades e desigualdades, mas também é necessário identificar valores maiores ou menores.

> cmp R5, R6 jl OUTRO\_LABEL\_1

Se R6<R5, a CPU começa a executar instruções a partir da linha de código marcada com o label OUTRO\_LABEL\_1.

jne e mas t

cmp B, A calcula A-B, setando os bits N (negative) e V (overflow) de acordo com o resultado.

dades, es ou

linha

il causa o jump se N XOR V for igual a I, o que garante que o o jump será feito Se R6 independentemente do tipo das variáveis artir da A e B (signed ou unsigned).

EL 1.

cmp R7, R4 jge OUTRO\_LABEL\_2

Se R4>=R7, a CPU começa a executar instruções a partir da linha de código marcada com o *label OUTRO\_LABEL\_2*.

ige faz o inverso de il.

Ou seja, o jump é feito se N XOR V for igual a 0, Se independentemente do tipo das variáveis A e B da (signed ou unsigned) usadas na instrução anterior -2. cmp B, A.